Laporan Akhir 2 (Modul 1)


[menuju akhir]







Gambar 1 Jurnal Percobaan 1

2. Hardware [kembali]


Gambar 2 Rangkaian Percobaan 1

Gambar 3 Rangkaian Percobaan 1 dengan input clock










     Saat diberikan clock pada input B1 maka input yang berupa pulsa clock yang nilainya berganti secara terus menerus. Karena B1 sudah digantikan dengan input clock maka input yang bisa kita kendalikan atau kita ubah adalah input B0.
     Pada inverter output akan berkebalikan dengan sinyal input clock sehingga sinyal yang terbentuk akan berkebalikan dengan sinyal inputnya.         
     Pada gerbang logika AND saat input B0 bernilai 0 maka outputnya akan 0 hal ini dikarenakan gerbang logika AND akan bernilai 0 jika salah satu dari inputnya bernilai 0. Pada saat B0 bernilai 1 maka gerbang logika AND akan mengeluarkan output yang sama seperti input clock nya hal ini dikarenakan saat clock bernilai 1 maka output akan bernilai 1 pula dan saat clock bernilai 0 maka input akan bernilai 0 pula.
     Pada gerbang logika OR output akan bernilai 1 jika salah satu input bernilai 1 dan akan bernilai 0 jika kedua inputnya bernilai 0. Saat B0 bernilai 0 maka output yang akan keluar akan sama dengan input clocknya. Saat B0 bernilai 1 maka output akan bernilai 1 karena salah satu input sudah bernilai 1 maka outputnya akan selalu satu.
     Pada percobaan, gerbang XOR yang digunakan memiliki 2 kaki input sehingga akan bernilai 0 saat input keduanya bernilai 0 atau tidak ada 0 sama sekali (kedua input bernilai 1). saat input B0 bernilai 0 maka outputnya akan sesuai dengan sinyal input clocknya karena saat clock bernilai 0 maka outpunya akan bernilai 0 dan saat input clock bernilai 1 maka output akan bernilai 1 juga sehingga outputnya akan sama dengan input clocknya. Saat B0 bernilai 1 maka saat input clock bernilai 0 maka output yang akan dikeluarkan bernilai 1 dan saat input clock bernilai 1 maka output akan bernilai 0 karena kedua input bernilai 1 sehingga outputnya akan berkebalikan dengan sinyal input clocknya.
     Pada gerbang logika NAND output akan bernilai 0 saat kedua input bernilai 1 hal ini berkebalikan dengan gerbang logika AND karena gerbang logika NAND sama dengan gerbang logika AND yang kemudian di Inverter. Saat B0 bernilai 0 maka output akan selalu bernilai 1 karena gerbang NAND harus berinput seluruhnya 1 untuk membuatnya bernilai 0. saat B0 bernilai 1 maka output yang terbentuk merupakan sinyal yang berkebalikan dengan sinyal clocknya hal ini dikarenakan saat clock bernilai 1 maka outpunya akan bernilai 0 karena kedua kaki input bernila 1 dan saat input clock bernilai 0 maka output akan bernilai 1.
     Pada gerbang logika NOR output akan bernilai 0 jika salah satu input bernilai 1 dan akan bernilai 0 saat semua input bernilai 0. Gerbang logika NOR berkebalikan dengan gerbang OR karena gerbang NOR merupakan gerbang logika OR yang kemudian diinverter. Saat BO bernilai 0 maka output akan memiliki nilai yang berkebalikan dengan sinyal input clock karena saat clock bernilai 0 maka kedua input akan bernilai 0 sehingga outputnya akan bernilai 1 dan saat clock bernilai 1 maka output akan bernilai 0 karena salah satu inputnya bernilai 1. Saat B0 bernilai 1 maka outputnya akan bernilai 0 karena salah satu inputnya selalu bernilai 1.
     Pada gerbang logika XNOR memiliki nilai output yang berkebalikan dengan gerbang logika XOR karena XNOR sama dengan gerbang logika XOR yang kemudian inverter. Saat B0 bernilai 0 maka sinyal output akan berkebalikan dengan sinyal input clocknya karena saat semua input bernilai 0 output akan bernilai 1 dan jika salah satu bernilai 1 maka output akan bernilai 0. saat B0 bernilai 1 maka sinyal output akan sama dengan sinya input clocknya karena saat salah satu input bernilai 1 maka output akan bernilai 0 dan saat kedua input bernilai 1  maka output akan bernilai 1.



1. Video Download Disini
2. HTML Download Disini
3. Rangkaian Download Disini

[Kembali ke atas]

Tidak ada komentar:

Posting Komentar